HDI基板中的串擾怎么避免
高密度互連或HDI基板是多層,高密度電路,具有細線和明確定義的空間圖案等特征。越來越多的HDI基板的采用增強了PCB的整體功能并限制了操作區(qū)域。
將HDI板與其他類型板區(qū)分開來的關鍵因素之一是其獨特的設計,其中包括多層銅填充微通孔。這些多層微通孔實現(xiàn)了垂直互連。此外,高密度互連(HDI)基板提供的優(yōu)點包括更高的集成度和更好的兩側元件放置。此外,HDI板由較小數(shù)量的I/O組成。高密度互連(HDI)基板的其他功能包括更快的信號傳輸和顯著減少信號損失和交叉延遲。
最近采用的HDI板制備技術涉及組件的小型化并采用高端設備。但是,串擾等挑戰(zhàn)會對HDI板的性能產(chǎn)生不同的影響。因此,避免HDI電路板中的串擾變得至關重要。
HDI電路板中的串擾生成
無意識跡線和組件之間的電磁耦合被定義為電子電路中的串擾。此外,由于外部干擾,電磁場干擾可能發(fā)生在PCB中。串擾會產(chǎn)生不良影響,影響時鐘,周期信號,系統(tǒng)關鍵網(wǎng)絡,如數(shù)據(jù)線,控制信號和I/O.此外,受影響的時鐘和周期性信號會對工作PCB和組件組件產(chǎn)生嚴重的功能影響。串擾導致電容和電感耦合。 HDI基板中的電容耦合發(fā)生在其中一條跡線位于另一條跡線上時。
避免串擾的方法
HDI基板中的串擾因較短而減少耦合長度和較低介電常數(shù)高達50%??梢韵拗艸DI基板中串擾的其他因素包括,
使用較低的Dk材料。
HDI材料系統(tǒng)的較低介電常數(shù)可使電路板收縮至28%。
距離越短對于參考平面,近端串擾將越低。
HDI小型化提供更短的互連長度,如果使用更低介電常數(shù)材料,則HDI基板中的串擾減少
介電常數(shù)較低時,介電厚度較小。這意味著較低介電常數(shù)的材料系統(tǒng)可以在相同的間距下產(chǎn)生更少的串擾,或者跡線可以更靠近在一起并具有相同的串擾量。
ps:部分圖片來源于網(wǎng)絡,如有侵權,請聯(lián)系我們刪除
推薦深聯(lián)新聞
- 輕薄與耐用性博弈,柔性 PCB 如何找到最佳平衡點?
- 5G 與 AI 雙重挑戰(zhàn),PCB 如何保障高速信號穩(wěn)定傳輸?
- 面對復雜環(huán)境,汽車智能座艙線路板怎樣保障系統(tǒng)安全?
- HDI 技術未來將如何與人工智能硬件深度融合?
- 新能源汽車線路板如何突破高壓設計與熱管理的雙重技術瓶頸?
- 線路板封裝工藝全流程和制造過程清洗的必要性解析
- 5G PCB 的制造工藝與傳統(tǒng) PCB 有何不同?
- 5G 時代,PCB 廠技術升級面臨哪些挑戰(zhàn)?
- 軟硬結合板:解鎖電子設備創(chuàng)新的“剛柔密碼”
- 深度研究激光雷達PCB,從設計到PCB解決方案
總共 - 條評論【我要評論】